4,0 tommer intelligent skærmmodel: DMG48480F040_01W (COF-serien)

DWIN 480*RGB*480, COF LCD-skærm

Funktioner:

Baseret på T5L0, der kører DGUS II-system.

● 4 tommer, 480*480 pixels opløsning, 262K farver, IPS-TFT-LCD, bred betragtningsvinkel.

● Intelligent LCD med/uden TP.

● COF struktur.Hele kernekredsløbet på den smarte skærm er fastgjort på LCM's FPC, kendetegnet ved let og tynd struktur, lav pris og nem produktion.

● 50 ben, inklusive IO, UART, CAN, AD og PWM fra brugerens CPU-kerne for nem sekundær udvikling.


Specifikation

Beskrivelse

Produkt Tags

Video

Specifikation

DMG48480F040_01W
ASIC-oplysninger
T5L0 ASIC T5L0 ASIC er en lav-effekt, omkostningseffektiv, GUI og applikation højintegreret single-chip dual-core ASIC designet af DWIN Technology til LCD i lille størrelse og masseproduceret i 2020.
Skærm
Farve 262K farver
LCD type IPS-TFT-LCD
Synsvinkel Bred synsvinkel, typisk værdi på 85°/85°/85°/85°(L/R/U/D)
Visningsområde (AA) 71,86 mm (B)×70,18 mm (H)
Løsning 480*480
Baggrundsbelysning LED
Lysstyrke DMG48480F040_01WTC:200nit
DMG48480F040_01WTCZ01:200nit
DMG48480F040_01WTCZ02:50nit
DMG48480F040_01WN:250nit
Tryk på parametre
Type CTP (Capacitive Touch Panel)
Struktur G+G struktur
Berøringstilstand Støtte punkt berøring og træk
Overfladehårdhed 6H
Lystransmission Over 90 %
Liv Over 1.000.000 gange berøring
Spænding & Strøm
Strømspænding 3,6~5,5V, typisk værdi på 5V
Operation Aktuel 245mA, VCC=5V, max baggrundsbelysning
75 mA, VCC=5V, baggrundsbelysning slukket
Pålidelighedstest
Arbejdstemperatur -10~60℃
Stuetemperatur -20~70℃
Arbejdsfugtighed 10%~90%RH
Interface
brugergrænseflade 50 Pin_0,5 mm FPC
Baudrate 3150~3225600bps
Udgangsspænding Udgang 1;3,0~3,3 V
Udgang 0;0~0,3 V
Indgangsspænding
(RXD)
Indgang 1;3,3V
Indgang 0;0~0,5V
Interface UART2: TTL;
UART4: TTL;(Kun tilgængelig efter OS-konfiguration)
UART5: TTL; (Kun tilgængelig efter OS-konfiguration
Dataformat UART2: N81;
UART4: N81/E81/O81/N82;4-tilstande (OS-konfiguration)
UART5: N81/E81/O81/N82;4 tilstande (OS-konfiguration)
Ekstern grænseflade
Pin Definition I/O Funktionsbeskrivelse
1 5V I Strømforsyning, DC3,6-5,5V
2 5V I
3 GND GND GND
4 GND GND
5 GND GND
6 AD7 I 5 input ADC'er.12-bit opløsning i tilfælde af 3,3V strømforsyning.0-3,3V indgangsspænding.Bortset fra AD6 sendes de resterende data til OS-kernen via UART3 i realtid med 16KHz samplingshastighed.AD1 og AD5 kan bruges parallelt, og AD3 og AD7 kan bruges parallelt, hvilket svarer til to 32KHz sampling AD.AD1, AD3, AD5, AD7 kan bruges parallelt, hvilket svarer til en 64KHz sampling AD;dataene summeres 1024 gange og divideres derefter med 64 for at opnå en 64Hz 16bit AD værdi ved oversampling.
7 AD6 I
8 AD5 I
9 AD3 I
10 AD2 I
11 3.3 O 3,3V udgang, maksimal belastning på 150mA.
12 SPK O Ekstern MOSFET til at drive buzzer eller højttaler.Den eksterne 10K-modstand skal trækkes ned til jorden for at sikre, at strømmen er lavt.
13 SD_CD I/O SD/SDHC-grænseflade, SD_CK forbinder en 22pF-kondensator til GND nær SD-kortgrænsefladen.
14 SD_CK O
15 SD_D3 I/O
16 SD_D2 I/O
17 SD_D1 I/O
18 SD_D0 I/O
19 PWM0 O 2 16-bit PWM output.Den eksterne 10K-modstand skal trækkes ned til jorden for at sikre, at strømmen er lavt.
OS-kernen kan styres i realtid via UART3
20 PWM1 O
21 P3.3 I/O Hvis du bruger RX8130 eller SD2058 I2C RTC til at forbinde til begge IO'er, skal SCL forbindes til P3.2 og SDA tilsluttes P3.3 parallelt med 10K modstand pull-up til 3,3V.
22 P3.2 I/O
23 P3.1/EX1 I/O Den kan bruges som en ekstern interrupt 1-indgang på samme tid og understøtter både lavspændingsniveau eller bagkant afbrydelsestilstande.
24 P3.0/EX0 I/O Den kan bruges som en ekstern interrupt 0-indgang på samme tid og understøtter både lavspændingsniveau eller bagkant afbrydelsestilstande
25 P2.7 I/O IO interface
26 P2.6 I/O IO interface
27 P2.5 I/O IO interface
28 P2.4 I/O IO interface
29 P2.3 I/O IO interface
30 P2.2 I/O IO interface
31 P2.1 I/O IO interface
32 P2.0 I/O IO interface
33 P1.7 I/O IO interface
34 P1.6 I/O IO interface
35 P1.5 I/O IO interface
36 P1.4 I/O IO interface
37 P1.3 I/O IO interface
38 P1.2 I/O IO interface
39 P1.1 I/O IO interface
40 P1.0 I/O IO interface
41 UART4_TXD O UART4
42 UART4_RXD I
43 UART5_TXD O UART5
44 UART5_RXD I
45 P0,0 I/O IO interface
46 P0.1 I/O IO interface
47 CAN_TX O CAN interface
48 CAN_RX I
49 UART2_TXD O UART2 (UART0 seriel port på OS kerne)
50 UART2_RXD I
Ansøgning

COFpu


  • Tidligere:
  • Næste:

  • Funktion arbejdsprincip共用 COF开发流程图

     

    Relaterede produkter